<div dir="ltr">In between the GNU Radio Hackfest and Maker Faire, those of us there from P4G talked a lot more about FPGAs. <br><br>We've previously discussed benchmarking Ahmet's LDPC codebase in order to see if we can proceed with it on a general purpose processor. <br><br>As you all know, it's here:<br><br><a href="https://github.com/xdsopl/LDPC">https://github.com/xdsopl/LDPC</a><br><br>There's another open source LDPC decoder announced from SDR Makerspace today. <br><br><a href="https://gitlab.com/librespacefoundation/sdrmakerspace/ldpc_simd">https://gitlab.com/librespacefoundation/sdrmakerspace/ldpc_simd</a><br><br>Benchmarking results would go a long way towards simplifying the architecture on the ground. <br><br>During the previous GPP-vs.-FPGA discussion, we agreed that they payload will definitely need an FPGA. The recent polyphase filter bank work from Theseus Cores is on deck for testing and configuration for our channelizing needs. <br><br>More soon - a test plan and any existing benchmark results would be helpful. If you're online and have a few minutes, see what you can find that already exists and let's start keeping track in a table. <br><br clear="all"><div><div dir="ltr" class="gmail_signature" data-smartmail="gmail_signature"><div dir="ltr"><div><div dir="ltr"><div><div dir="ltr"><div dir="ltr">-Michelle W5NYV<br><div><br></div></div></div></div></div></div></div></div></div></div>